irteRegular
4.4: ✅struct irte {
__u64 present;
__u64 fpd;
__u64 __res0;
__u64 avail;
__u64 __res1;
__u64 pst;
__u64 vector;
__u64 __res2;
__u64 r_present;
__u64 r_fpd;
__u64 dst_mode;
__u64 redir_hint;
__u64 trigger_mode;
__u64 dlvry_mode;
__u64 r_avail;
__u64 r_res0;
__u64 r_vector;
__u64 r_res1;
__u64 dest_id;
__u64 p_present;
__u64 p_fpd;
__u64 p_res0;
__u64 p_avail;
__u64 p_res1;
__u64 p_urgent;
__u64 p_pst;
__u64 p_vector;
__u64 p_res2;
__u64 pda_l;
__u64 low;
__u64 sid;
__u64 sq;
__u64 svt;
__u64 __res3;
__u64 p_sid;
__u64 p_sq;
__u64 p_svt;
__u64 p_res3;
__u64 pda_h;
__u64 high;
};
4.8: ✅struct irte {
__u64 present;
__u64 fpd;
__u64 __res0;
__u64 avail;
__u64 __res1;
__u64 pst;
__u64 vector;
__u64 __res2;
__u64 r_present;
__u64 r_fpd;
__u64 dst_mode;
__u64 redir_hint;
__u64 trigger_mode;
__u64 dlvry_mode;
__u64 r_avail;
__u64 r_res0;
__u64 r_vector;
__u64 r_res1;
__u64 dest_id;
__u64 p_present;
__u64 p_fpd;
__u64 p_res0;
__u64 p_avail;
__u64 p_res1;
__u64 p_urgent;
__u64 p_pst;
__u64 p_vector;
__u64 p_res2;
__u64 pda_l;
__u64 low;
__u64 sid;
__u64 sq;
__u64 svt;
__u64 __res3;
__u64 p_sid;
__u64 p_sq;
__u64 p_svt;
__u64 p_res3;
__u64 pda_h;
__u64 high;
};
4.10: ✅struct irte {
__u64 present;
__u64 fpd;
__u64 __res0;
__u64 avail;
__u64 __res1;
__u64 pst;
__u64 vector;
__u64 __res2;
__u64 r_present;
__u64 r_fpd;
__u64 dst_mode;
__u64 redir_hint;
__u64 trigger_mode;
__u64 dlvry_mode;
__u64 r_avail;
__u64 r_res0;
__u64 r_vector;
__u64 r_res1;
__u64 dest_id;
__u64 p_present;
__u64 p_fpd;
__u64 p_res0;
__u64 p_avail;
__u64 p_res1;
__u64 p_urgent;
__u64 p_pst;
__u64 p_vector;
__u64 p_res2;
__u64 pda_l;
__u64 low;
__u64 sid;
__u64 sq;
__u64 svt;
__u64 __res3;
__u64 p_sid;
__u64 p_sq;
__u64 p_svt;
__u64 p_res3;
__u64 pda_h;
__u64 high;
};
4.13: ✅struct irte {
__u64 present;
__u64 fpd;
__u64 __res0;
__u64 avail;
__u64 __res1;
__u64 pst;
__u64 vector;
__u64 __res2;
__u64 r_present;
__u64 r_fpd;
__u64 dst_mode;
__u64 redir_hint;
__u64 trigger_mode;
__u64 dlvry_mode;
__u64 r_avail;
__u64 r_res0;
__u64 r_vector;
__u64 r_res1;
__u64 dest_id;
__u64 p_present;
__u64 p_fpd;
__u64 p_res0;
__u64 p_avail;
__u64 p_res1;
__u64 p_urgent;
__u64 p_pst;
__u64 p_vector;
__u64 p_res2;
__u64 pda_l;
__u64 low;
__u64 sid;
__u64 sq;
__u64 svt;
__u64 __res3;
__u64 p_sid;
__u64 p_sq;
__u64 p_svt;
__u64 p_res3;
__u64 pda_h;
__u64 high;
};
4.15: ✅struct irte {
__u64 present;
__u64 fpd;
__u64 __res0;
__u64 avail;
__u64 __res1;
__u64 pst;
__u64 vector;
__u64 __res2;
__u64 r_present;
__u64 r_fpd;
__u64 dst_mode;
__u64 redir_hint;
__u64 trigger_mode;
__u64 dlvry_mode;
__u64 r_avail;
__u64 r_res0;
__u64 r_vector;
__u64 r_res1;
__u64 dest_id;
__u64 p_present;
__u64 p_fpd;
__u64 p_res0;
__u64 p_avail;
__u64 p_res1;
__u64 p_urgent;
__u64 p_pst;
__u64 p_vector;
__u64 p_res2;
__u64 pda_l;
__u64 low;
__u64 sid;
__u64 sq;
__u64 svt;
__u64 __res3;
__u64 p_sid;
__u64 p_sq;
__u64 p_svt;
__u64 p_res3;
__u64 pda_h;
__u64 high;
};
4.18: ✅struct irte {
__u64 present;
__u64 fpd;
__u64 __res0;
__u64 avail;
__u64 __res1;
__u64 pst;
__u64 vector;
__u64 __res2;
__u64 r_present;
__u64 r_fpd;
__u64 dst_mode;
__u64 redir_hint;
__u64 trigger_mode;
__u64 dlvry_mode;
__u64 r_avail;
__u64 r_res0;
__u64 r_vector;
__u64 r_res1;
__u64 dest_id;
__u64 p_present;
__u64 p_fpd;
__u64 p_res0;
__u64 p_avail;
__u64 p_res1;
__u64 p_urgent;
__u64 p_pst;
__u64 p_vector;
__u64 p_res2;
__u64 pda_l;
__u64 low;
__u64 sid;
__u64 sq;
__u64 svt;
__u64 __res3;
__u64 p_sid;
__u64 p_sq;
__u64 p_svt;
__u64 p_res3;
__u64 pda_h;
__u64 high;
};
5.0: ✅struct irte {
__u64 present;
__u64 fpd;
__u64 __res0;
__u64 avail;
__u64 __res1;
__u64 pst;
__u64 vector;
__u64 __res2;
__u64 r_present;
__u64 r_fpd;
__u64 dst_mode;
__u64 redir_hint;
__u64 trigger_mode;
__u64 dlvry_mode;
__u64 r_avail;
__u64 r_res0;
__u64 r_vector;
__u64 r_res1;
__u64 dest_id;
__u64 p_present;
__u64 p_fpd;
__u64 p_res0;
__u64 p_avail;
__u64 p_res1;
__u64 p_urgent;
__u64 p_pst;
__u64 p_vector;
__u64 p_res2;
__u64 pda_l;
__u64 low;
__u64 sid;
__u64 sq;
__u64 svt;
__u64 __res3;
__u64 p_sid;
__u64 p_sq;
__u64 p_svt;
__u64 p_res3;
__u64 pda_h;
__u64 high;
};
5.3: ✅struct irte {
__u64 present;
__u64 fpd;
__u64 __res0;
__u64 avail;
__u64 __res1;
__u64 pst;
__u64 vector;
__u64 __res2;
__u64 r_present;
__u64 r_fpd;
__u64 dst_mode;
__u64 redir_hint;
__u64 trigger_mode;
__u64 dlvry_mode;
__u64 r_avail;
__u64 r_res0;
__u64 r_vector;
__u64 r_res1;
__u64 dest_id;
__u64 p_present;
__u64 p_fpd;
__u64 p_res0;
__u64 p_avail;
__u64 p_res1;
__u64 p_urgent;
__u64 p_pst;
__u64 p_vector;
__u64 p_res2;
__u64 pda_l;
__u64 low;
__u64 sid;
__u64 sq;
__u64 svt;
__u64 __res3;
__u64 p_sid;
__u64 p_sq;
__u64 p_svt;
__u64 p_res3;
__u64 pda_h;
__u64 high;
};
5.4: ✅struct irte {
__u64 present;
__u64 fpd;
__u64 __res0;
__u64 avail;
__u64 __res1;
__u64 pst;
__u64 vector;
__u64 __res2;
__u64 r_present;
__u64 r_fpd;
__u64 dst_mode;
__u64 redir_hint;
__u64 trigger_mode;
__u64 dlvry_mode;
__u64 r_avail;
__u64 r_res0;
__u64 r_vector;
__u64 r_res1;
__u64 dest_id;
__u64 p_present;
__u64 p_fpd;
__u64 p_res0;
__u64 p_avail;
__u64 p_res1;
__u64 p_urgent;
__u64 p_pst;
__u64 p_vector;
__u64 p_res2;
__u64 pda_l;
__u64 low;
__u64 sid;
__u64 sq;
__u64 svt;
__u64 __res3;
__u64 p_sid;
__u64 p_sq;
__u64 p_svt;
__u64 p_res3;
__u64 pda_h;
__u64 high;
};
5.8: ✅struct irte {
__u64 present;
__u64 fpd;
__u64 __res0;
__u64 avail;
__u64 __res1;
__u64 pst;
__u64 vector;
__u64 __res2;
__u64 r_present;
__u64 r_fpd;
__u64 dst_mode;
__u64 redir_hint;
__u64 trigger_mode;
__u64 dlvry_mode;
__u64 r_avail;
__u64 r_res0;
__u64 r_vector;
__u64 r_res1;
__u64 dest_id;
__u64 p_present;
__u64 p_fpd;
__u64 p_res0;
__u64 p_avail;
__u64 p_res1;
__u64 p_urgent;
__u64 p_pst;
__u64 p_vector;
__u64 p_res2;
__u64 pda_l;
__u64 low;
__u64 sid;
__u64 sq;
__u64 svt;
__u64 __res3;
__u64 p_sid;
__u64 p_sq;
__u64 p_svt;
__u64 p_res3;
__u64 pda_h;
__u64 high;
};
5.11: ✅struct irte {
__u64 present;
__u64 fpd;
__u64 __res0;
__u64 avail;
__u64 __res1;
__u64 pst;
__u64 vector;
__u64 __res2;
__u64 r_present;
__u64 r_fpd;
__u64 dst_mode;
__u64 redir_hint;
__u64 trigger_mode;
__u64 dlvry_mode;
__u64 r_avail;
__u64 r_res0;
__u64 r_vector;
__u64 r_res1;
__u64 dest_id;
__u64 p_present;
__u64 p_fpd;
__u64 p_res0;
__u64 p_avail;
__u64 p_res1;
__u64 p_urgent;
__u64 p_pst;
__u64 p_vector;
__u64 p_res2;
__u64 pda_l;
__u64 low;
__u64 sid;
__u64 sq;
__u64 svt;
__u64 __res3;
__u64 p_sid;
__u64 p_sq;
__u64 p_svt;
__u64 p_res3;
__u64 pda_h;
__u64 high;
};
5.13: ✅struct irte {
__u64 present;
__u64 fpd;
__u64 __res0;
__u64 avail;
__u64 __res1;
__u64 pst;
__u64 vector;
__u64 __res2;
__u64 r_present;
__u64 r_fpd;
__u64 dst_mode;
__u64 redir_hint;
__u64 trigger_mode;
__u64 dlvry_mode;
__u64 r_avail;
__u64 r_res0;
__u64 r_vector;
__u64 r_res1;
__u64 dest_id;
__u64 p_present;
__u64 p_fpd;
__u64 p_res0;
__u64 p_avail;
__u64 p_res1;
__u64 p_urgent;
__u64 p_pst;
__u64 p_vector;
__u64 p_res2;
__u64 pda_l;
__u64 low;
__u64 sid;
__u64 sq;
__u64 svt;
__u64 __res3;
__u64 p_sid;
__u64 p_sq;
__u64 p_svt;
__u64 p_res3;
__u64 pda_h;
__u64 high;
};
5.15: ✅struct irte {
__u64 present;
__u64 fpd;
__u64 __res0;
__u64 avail;
__u64 __res1;
__u64 pst;
__u64 vector;
__u64 __res2;
__u64 r_present;
__u64 r_fpd;
__u64 dst_mode;
__u64 redir_hint;
__u64 trigger_mode;
__u64 dlvry_mode;
__u64 r_avail;
__u64 r_res0;
__u64 r_vector;
__u64 r_res1;
__u64 dest_id;
__u64 p_present;
__u64 p_fpd;
__u64 p_res0;
__u64 p_avail;
__u64 p_res1;
__u64 p_urgent;
__u64 p_pst;
__u64 p_vector;
__u64 p_res2;
__u64 pda_l;
__u64 low;
__u64 sid;
__u64 sq;
__u64 svt;
__u64 __res3;
__u64 p_sid;
__u64 p_sq;
__u64 p_svt;
__u64 p_res3;
__u64 pda_h;
__u64 high;
};
5.19: ✅struct irte {
__u64 present;
__u64 fpd;
__u64 __res0;
__u64 avail;
__u64 __res1;
__u64 pst;
__u64 vector;
__u64 __res2;
__u64 r_present;
__u64 r_fpd;
__u64 dst_mode;
__u64 redir_hint;
__u64 trigger_mode;
__u64 dlvry_mode;
__u64 r_avail;
__u64 r_res0;
__u64 r_vector;
__u64 r_res1;
__u64 dest_id;
__u64 p_present;
__u64 p_fpd;
__u64 p_res0;
__u64 p_avail;
__u64 p_res1;
__u64 p_urgent;
__u64 p_pst;
__u64 p_vector;
__u64 p_res2;
__u64 pda_l;
__u64 low;
__u64 sid;
__u64 sq;
__u64 svt;
__u64 __res3;
__u64 p_sid;
__u64 p_sq;
__u64 p_svt;
__u64 p_res3;
__u64 pda_h;
__u64 high;
};
6.2: ✅struct irte {
__u64 present;
__u64 fpd;
__u64 __res0;
__u64 avail;
__u64 __res1;
__u64 pst;
__u64 vector;
__u64 __res2;
__u64 r_present;
__u64 r_fpd;
__u64 dst_mode;
__u64 redir_hint;
__u64 trigger_mode;
__u64 dlvry_mode;
__u64 r_avail;
__u64 r_res0;
__u64 r_vector;
__u64 r_res1;
__u64 dest_id;
__u64 p_present;
__u64 p_fpd;
__u64 p_res0;
__u64 p_avail;
__u64 p_res1;
__u64 p_urgent;
__u64 p_pst;
__u64 p_vector;
__u64 p_res2;
__u64 pda_l;
__u64 low;
__u64 sid;
__u64 sq;
__u64 svt;
__u64 __res3;
__u64 p_sid;
__u64 p_sq;
__u64 p_svt;
__u64 p_res3;
__u64 pda_h;
__u64 high;
};
6.5: ✅struct irte {
__u64 present;
__u64 fpd;
__u64 __res0;
__u64 avail;
__u64 __res1;
__u64 pst;
__u64 vector;
__u64 __res2;
__u64 r_present;
__u64 r_fpd;
__u64 dst_mode;
__u64 redir_hint;
__u64 trigger_mode;
__u64 dlvry_mode;
__u64 r_avail;
__u64 r_res0;
__u64 r_vector;
__u64 r_res1;
__u64 dest_id;
__u64 p_present;
__u64 p_fpd;
__u64 p_res0;
__u64 p_avail;
__u64 p_res1;
__u64 p_urgent;
__u64 p_pst;
__u64 p_vector;
__u64 p_res2;
__u64 pda_l;
__u64 low;
__u64 sid;
__u64 sq;
__u64 svt;
__u64 __res3;
__u64 p_sid;
__u64 p_sq;
__u64 p_svt;
__u64 p_res3;
__u64 pda_h;
__u64 high;
__u128 irte;
};
6.8: ✅struct irte {
__u64 present;
__u64 fpd;
__u64 __res0;
__u64 avail;
__u64 __res1;
__u64 pst;
__u64 vector;
__u64 __res2;
__u64 r_present;
__u64 r_fpd;
__u64 dst_mode;
__u64 redir_hint;
__u64 trigger_mode;
__u64 dlvry_mode;
__u64 r_avail;
__u64 r_res0;
__u64 r_vector;
__u64 r_res1;
__u64 dest_id;
__u64 p_present;
__u64 p_fpd;
__u64 p_res0;
__u64 p_avail;
__u64 p_res1;
__u64 p_urgent;
__u64 p_pst;
__u64 p_vector;
__u64 p_res2;
__u64 pda_l;
__u64 low;
__u64 sid;
__u64 sq;
__u64 svt;
__u64 __res3;
__u64 p_sid;
__u64 p_sq;
__u64 p_svt;
__u64 p_res3;
__u64 pda_h;
__u64 high;
__u128 irte;
};
arm64: Absent ⚠️
armhf: Absent ⚠️
ppc64el: Absent ⚠️
riscv64: Absent ⚠️
aws: ✅struct irte {
__u64 present;
__u64 fpd;
__u64 __res0;
__u64 avail;
__u64 __res1;
__u64 pst;
__u64 vector;
__u64 __res2;
__u64 r_present;
__u64 r_fpd;
__u64 dst_mode;
__u64 redir_hint;
__u64 trigger_mode;
__u64 dlvry_mode;
__u64 r_avail;
__u64 r_res0;
__u64 r_vector;
__u64 r_res1;
__u64 dest_id;
__u64 p_present;
__u64 p_fpd;
__u64 p_res0;
__u64 p_avail;
__u64 p_res1;
__u64 p_urgent;
__u64 p_pst;
__u64 p_vector;
__u64 p_res2;
__u64 pda_l;
__u64 low;
__u64 sid;
__u64 sq;
__u64 svt;
__u64 __res3;
__u64 p_sid;
__u64 p_sq;
__u64 p_svt;
__u64 p_res3;
__u64 pda_h;
__u64 high;
};
azure: ✅struct irte {
__u64 present;
__u64 fpd;
__u64 __res0;
__u64 avail;
__u64 __res1;
__u64 pst;
__u64 vector;
__u64 __res2;
__u64 r_present;
__u64 r_fpd;
__u64 dst_mode;
__u64 redir_hint;
__u64 trigger_mode;
__u64 dlvry_mode;
__u64 r_avail;
__u64 r_res0;
__u64 r_vector;
__u64 r_res1;
__u64 dest_id;
__u64 p_present;
__u64 p_fpd;
__u64 p_res0;
__u64 p_avail;
__u64 p_res1;
__u64 p_urgent;
__u64 p_pst;
__u64 p_vector;
__u64 p_res2;
__u64 pda_l;
__u64 low;
__u64 sid;
__u64 sq;
__u64 svt;
__u64 __res3;
__u64 p_sid;
__u64 p_sq;
__u64 p_svt;
__u64 p_res3;
__u64 pda_h;
__u64 high;
};
gcp: ✅struct irte {
__u64 present;
__u64 fpd;
__u64 __res0;
__u64 avail;
__u64 __res1;
__u64 pst;
__u64 vector;
__u64 __res2;
__u64 r_present;
__u64 r_fpd;
__u64 dst_mode;
__u64 redir_hint;
__u64 trigger_mode;
__u64 dlvry_mode;
__u64 r_avail;
__u64 r_res0;
__u64 r_vector;
__u64 r_res1;
__u64 dest_id;
__u64 p_present;
__u64 p_fpd;
__u64 p_res0;
__u64 p_avail;
__u64 p_res1;
__u64 p_urgent;
__u64 p_pst;
__u64 p_vector;
__u64 p_res2;
__u64 pda_l;
__u64 low;
__u64 sid;
__u64 sq;
__u64 svt;
__u64 __res3;
__u64 p_sid;
__u64 p_sq;
__u64 p_svt;
__u64 p_res3;
__u64 pda_h;
__u64 high;
};
lowlatency: ✅struct irte {
__u64 present;
__u64 fpd;
__u64 __res0;
__u64 avail;
__u64 __res1;
__u64 pst;
__u64 vector;
__u64 __res2;
__u64 r_present;
__u64 r_fpd;
__u64 dst_mode;
__u64 redir_hint;
__u64 trigger_mode;
__u64 dlvry_mode;
__u64 r_avail;
__u64 r_res0;
__u64 r_vector;
__u64 r_res1;
__u64 dest_id;
__u64 p_present;
__u64 p_fpd;
__u64 p_res0;
__u64 p_avail;
__u64 p_res1;
__u64 p_urgent;
__u64 p_pst;
__u64 p_vector;
__u64 p_res2;
__u64 pda_l;
__u64 low;
__u64 sid;
__u64 sq;
__u64 svt;
__u64 __res3;
__u64 p_sid;
__u64 p_sq;
__u64 p_svt;
__u64 p_res3;
__u64 pda_h;
__u64 high;
};
Regular
4.4 and 4.8 ✅
4.8 and 4.10 ✅
4.10 and 4.13 ✅
4.13 and 4.15 ✅
4.15 and 4.18 ✅
4.18 and 5.0 ✅
5.0 and 5.3 ✅
5.3 and 5.4 ✅
5.4 and 5.8 ✅
5.8 and 5.11 ✅
5.11 and 5.13 ✅
5.13 and 5.15 ✅
5.15 and 5.19 ✅
5.19 and 6.2 ✅
6.2 and 6.5 ⚠️__u128 irte
6.5 and 6.8 ✅
generic and aws ✅
generic and azure ✅
generic and gcp ✅
generic and lowlatency ✅